您的当前位置:首页正文

一种基于可分割阵列的可重构加速器及其实现方法[发明专利]

来源:一二三四网
专利内容由知识产权出版社提供

专利名称:一种基于可分割阵列的可重构加速器及其实现方法专利类型:发明专利

发明人:尹首一,唐士斌,欧阳鹏,涂锋斌,刘雷波,魏少军申请号:CN201710524017.0申请日:20170630公开号:CN107341544A公开日:20171110

摘要:本发明提供了一种基于可分割阵列的可重构加速器及其实现方法,该可重构加速器包括:便笺式存储器缓存区,用于实现卷积计算与稀疏化全连接计算的数据重用;可分割计算阵列,包括多个可重构计算单元,可分割计算阵列分为卷积计算阵列及稀疏化全连接计算阵列;寄存器缓存区,由多块寄存器构成的存储区域,为卷积计算与稀疏化全连接计算提供输入数据、权重数据及对应的输出结果;卷积计算的输入数据及权重数据分别输入到卷积计算阵列,输出卷积计算结果;稀疏化全连接计算的输入数据及权重数据分别输入到稀疏化全连接计算阵列,输出稀疏化全连接计算结果。本发明将两种神经网络的特点相互融合,提高了芯片的计算资源与内存带宽利用率。

申请人:清华大学

地址:100084 北京市海淀区清华园

国籍:CN

代理机构:北京三友知识产权代理有限公司

更多信息请下载全文后查看

因篇幅问题不能全部显示,请点此查看更多更全内容

Top